Die Übersetzung der sechsten Auflage des Standardwerks zur Rechnerorganisation »Computer Organization and Design« bietet dem Leser neue Beispiele, Übungsaufgaben sowie Stoff über mobiles Computing und die Cloud. Die Inhalte wurden verbessert und mit der Vorstellung neuer Prozessoren aktualisiert. Das sechste Kapitel wurde um einen Abschnitt über domänenspezifische Architekturen erweitert, ein neuer Ansatz, der am Beispiel von Googles Tensor Processing Unit (TPU) ausführlich dargestellt wird. Abschnitte zur Beschleunigung demonstrieren am Beispiel der Matrixmultiplikation verschiedene Optimierungsschritte, die wichtige Architekturprinzipien ausnutzen.
Sieben bedeutende Konzepte der Computerarchitektur werden eingeführt und diskutiert: Performanz durch Parallelität, Performanz durch Pipelining, Performanz durch Vorhersagen, Speicherhierarchien, Abstraktion zur Vereinfachung des Designs, das Beschleunigen des häufigen Falls und Zuverlässigkeit durch Redundanz. Wie bei den vorherigen Auflagen ist ein MIPS-Prozessor der Kern, der verwendet wird, um die Grundlagen von Hardwaretechnologien, Assemblersprache, Computerarithmetik, Pipelining, Speicherhierarchien und der Ein-/Ausgabe zu vermitteln.Z
Die Übersetzung der sechsten Auflage des Standardwerks zur Rechnerorganisation »Computer Organization and Design« bietet dem Leser neue Beispiele, Übungsaufgaben sowie Stoff über mobiles Computing und die Cloud. Die Inhalte wurden verbessert und mit der Vorstellung neuer Prozessoren aktualisiert. Das sechste Kapitel wurde um einen Abschnitt über domänenspezifische Architekturen erweitert, ein neuer Ansatz, der am Beispiel von Googles Tensor Processing Unit (TPU) ausführlich dargestellt wird. Abschnitte zur Beschleunigung demonstrieren am Beispiel der Matrixmultiplikation verschiedene Optimierungsschritte, die wichtige Architekturprinzipien ausnutzen.
Sieben bedeutende Konzepte der Computerarchitektur werden eingeführt und diskutiert: Performanz durch Parallelität, Performanz durch Pipelining, Performanz durch Vorhersagen, Speicherhierarchien, Abstraktion zur Vereinfachung des Designs, das Beschleunigen des häufigen Falls und Zuverlässigkeit durch Redundanz. Wie bei den vorherigen Auflagen ist ein MIPS-Prozessor der Kern, der verwendet wird, um die Grundlagen von Hardwaretechnologien, Assemblersprache, Computerarithmetik, Pipelining, Speicherhierarchien und der Ein-/Ausgabe zu vermitteln.Z
Rechnerorganisation und Rechnerentwurf: Die Hardware/Software-Schnittstelle - MIPS Edition
866Rechnerorganisation und Rechnerentwurf: Die Hardware/Software-Schnittstelle - MIPS Edition
866eBook(6., aktualisierte und erweiterte Auflage)
Related collections and offers
Product Details
ISBN-13: | 9783111353104 |
---|---|
Publisher: | De Gruyter |
Publication date: | 01/29/2024 |
Series: | De Gruyter Studium |
Sold by: | Barnes & Noble |
Format: | eBook |
Pages: | 866 |
File size: | 32 MB |
Note: | This product may take a few minutes to download. |
Age Range: | 18 Years |
Language: | German |